#### 平成21年度 日本大学理工学部 学術講演会予稿集

## C-15

# 下地膜による高誘電率ゲート絶縁膜の界面特性改善 Improvement of interface properties of high-k gate dielectrics by stacking interlayer

〇呉  $\overline{H}^1$ , 常清 悠介<sup>2</sup>, 山崎 拓也<sup>2</sup>, 高橋 芳浩<sup>3</sup>

## 1. 研究背景

近年,LSIの性能向上に伴い微細化,集積化がなされ,MOSFETのゲート絶縁膜の薄膜化が進んでいる. ゲート絶縁膜には、一般的にシリコン酸化膜(SiO2)が用いられているが、絶縁膜厚が数 nm 以下になると直接 トンネル効果によるリーク電流が増大し、消費電力の増大によりデバイスの信頼性低下が問題となるため、 更なる薄膜化は困難である.そのため、SiO2に代わる新規の絶縁材料である高誘電率絶縁材料(high-k)の研究 が進んでいる.high-k絶縁膜を用いると、絶縁膜厚をSiO2より厚くしてもMOSFETの性能を保持できるため、 リーク電流の抑制に大きな期待ができる.現在,実現可能な high-k 材料として Hf 系材料が最も盛んに研究さ れている. Hf 系材料は SiO2の約6倍の比誘電率を有し,また高い熱的安定性などの理由により, SiO2膜に代 わるゲート絶縁膜として注目されている.しかし一般的に high-k 絶縁膜は,熱酸化膜に比べて界面特性が劣 ることが知られており、実用化に向けた問題点の一つとなっている.これを解決する策として、Si 基板との 界面特性が良好な下地膜を導入する方法がある. 一般に下地膜には SiO<sub>2</sub>が用いられているが, high-k 膜の電 気的特性改善のために行う製膜後の熱処理の際に、界面が再酸化してしまい絶縁膜の誘電率が低下するとい う問題点がある.そこで我々は,SiO2よりも高誘電率,耐酸化性を有するシリコン窒化膜(SiN)ないしはシ リコン酸窒化膜(SiON)の下地膜としての応用について着目した. SiN 膜の製膜プロセスとして,熱 CVD 法,プラズマ CVD 法などが一般的である.しかし,高温による不純物の拡散や基板の反り,プラズマによる 基板への損傷という問題が考えられる.一方,我々はこれまでに,紫外線励起プロセスを用いて低温で SiON 膜が製膜可能であることを報告した[1].紫外線励起プロセスは低温プロセスであり,かつ励起子がフォトン であるため、基板へのダメージが少なく、また界面特性が良好である特徴がある.

本研究では、減圧酸素雰囲気で急速酸化法(RTO)により製膜した SiO<sub>2</sub> 膜、光励起プロセスを用いて作製した SiON 膜、および LPCVD 法を用いて作製した SiN 膜を HfO<sub>2</sub>下地膜として用いることによる電気的特性の 改善について検討を行った.

#### <u>2. 実験方法</u>

図1に素子作製条件を示す. p形 Si 基板(面方位(100),抵抗率2~6 $\Omega$  cm)を RCA 洗浄し,下地膜として RTO 法を用 いた SiO<sub>2</sub>膜,LPCVD 法を用いた SiN 膜, ないしは光励起プロセスを用いた SiON 膜を製膜した.下地膜製膜後に,TEMAH (テトラキス・エチルメチルアミノハフ ニウム)および O<sub>2</sub> を反応ガスとした MOCVD 法を用いて HfO<sub>2</sub>を製膜した. なお,各絶縁膜厚はエリプソメトリ法を 用いて評価した.絶縁膜製膜後,ゲート 電極として直径 300 $\mu$ m の Al 電極を真空 蒸着法により作製する事により MIS 構



図1 作製条件

造を作製した.作製された素子に対し,絶縁膜リーク電流特性および容量-電圧特性の測定を行い,電気的特 性の評価を行った.

1:東京工業大学総合理工学研究科 2:日大理工・学部・子情 3:日大理工・教員・子情

### 3. 結果

図2に下地膜(SiON,SiN,SiO<sub>2</sub>)を有する構造(HfO<sub>2</sub>/下地膜/Si)と, 下地膜なしの構造(HfO<sub>2</sub>/Si)の絶縁膜リーク電流特性を示す.ま た,各絶縁膜の光学膜厚(エリプソメータにより評価)も図中に示 す.なお,SiO<sub>2</sub>膜厚は 2.4nm,SiON 膜厚は 2.4nm,SiN 膜厚は 5.4nm であった.結果より,下地膜を用いる事でリーク電流の抑 制が可能であることがわかる.これは,各下地膜の禁制帯幅が HfO<sub>2</sub>に比べ大きいことに起因する.また特に低電界領域におい て,下地膜に SiON や SiO<sub>2</sub>を用いた場合に,リーク電流の抑制 が顕著になることがわかった.

図3にHfO<sub>2</sub>/Si 構造の容量-電圧特性を示す.この試料では, ゲート電圧 Vg<-3Vの領域において容量の低下が確認された. この現象は,印加電圧の増加に伴う絶縁膜リーク電流の増加に よるものと考えられる.測定周波数を高くすることにより最大 容量値(Cmax)が減少することが確認できるが,これは MOS 構造 の直列抵抗によるものである.また,容量遷移領域において容 量の測定周波数による容量の変化が観測される.これは,その 周波数に応答できる界面準位が存在していることを示す.

図4にSiO<sub>2</sub>膜とSiON膜を下地膜とした場合の容量-電圧特性 の容量遷移領域を示す.なお、容量を最大容量で正規化し、遷 移領域の変化を評価した.SiO<sub>2</sub>を下地膜に用いることにより容 量の立ち上がりが急峻になることがわかった.SiON膜を用いた 場合、測定周波数に対する容量の変化も抑制できることがわか った.これらは、下地膜により界面準位密度が減少したことを 示す.一方,SiO<sub>2</sub>膜を用いた場合では容量の遷移領域が負方向 にシフトしていることがわかる.これは、絶縁膜中の固定正電 荷が増加したことを示す.

表1に各構造の測定周波数100kHzにおける最大容量値,およびその値と光学膜厚から評価した絶縁膜の比誘電率を示す.今回の実験では,下地膜の膜厚をHfO2膜の20%程度として試料を

作製したが、下地膜なし、SiON を下地 膜に用いた場合では大きなリーク電流 により、正確な最大容量値の評価が困難 だった.そこで、測定データ中の最大容 量値を用いて評価した(括弧付きで示す).



表1 各構造の最大容量値及び比誘電率

|  |          | 下地膜なし | 下地膜 SiO <sub>2</sub> | 下地膜 SiON | 下地膜 SiN |
|--|----------|-------|----------------------|----------|---------|
|  | Cmax[pF] | (540) | 820                  | (500)    | 220     |
|  | 比誘電率     | (8.9) | 12                   | (8.7)    | 9.5     |

SiO<sub>2</sub>,SiN を下地膜に用いた場合の誘電率は下地膜なしに比べ大きくなった.誘電率の評価について再検討が 必要だが、本実験では下地膜によって誘電率の大幅な減少は確認されなかった.

#### <u>4. まとめ</u>

RTO で作製した SiO<sub>2</sub>や光励起プロセスを用いて作製した SiON 膜,および LPCVD 法を用いて作製した SiN 膜を HfO<sub>2</sub>下地膜として用いることによる電気的特性の改善について検討を行った.その結果,SiON 膜を下 地膜とすることにより,絶縁膜リーク電流特性,界面準位密度を共に低減可能であることがわかった.

#### 5. 参考文献

[1]稲野正 平成 17 年度 修士論文 "光励起プロセスによるシリコン窒化薄膜作製の研究"

282