# 光 CVD シリコン窒化膜の界面準位密度に及ぼす PMA 効果 Post metallization annealing effect on interface state density of silicon nitride film fabricated by photo-assisted chemical vapor deposition

○李一博<sup>1</sup>, 鈴木黎<sup>2</sup>, 呉研<sup>3</sup>, 高橋芳浩<sup>3</sup>

\*Yibo Li<sup>1</sup>, Rei Suzuki<sup>2</sup>, Yan Wu<sup>3</sup>, Yoshihiro Takahashi<sup>3</sup>

Abstract: Low temperature annealing effects on interface state density between silicon and silicon nitride film deposited by photo-assisted chemical vapor deposition were investigated. The interface state density was evaluated by conductance method. It was confirmed that post metallization annealing (PMA) for the film fab  $NH_3 / SiH_2Cl_2 = 100$  is the most effective to reduce interface state density.

## <u>1. 研究背景</u>

半導体集積回路(LSI)の高性能化は MOSFET の微細化 により行われてきた.ただしゲート酸化膜(SiO2膜)の薄膜 化は限界を迎えており、シリコン窒化膜などの高誘電率絶縁 膜が使用されている.また、シリコン窒化膜は水分バリア性 にも優れており、パッシベーション膜としても多用されてい る. 製膜法として LPCVD 法が一般に用いられるが, 700℃程 度の温度が必要であり, 製膜前の使用材料が制限される問題 がある. そこで我々は、光 CVD 法に注目して研究を行って きた.光 CVD 法は紫外線のエネルギーにより材料ガスを分 解させることにより、300℃程度の低温で製膜が可能である ことを報告してきた[1].ゲート絶縁膜には、高い絶縁性、良 好な界面特性が要求される. なかでも界面準位密度は MISFET のしきい値電圧,相互コンダクタンスに直接影響を 及ぼし,また電気的ストレスによる界面準位密度の増大は, 長期信頼性に対して大きな問題となる.しかし,光 CVD シ リコン窒化膜の界面準位密度は LPCVD 膜に比べて高いこと が確認されている. そして、電極作製後堆積後の熱アニール (Post Metallization Annealing: PMA) より界面準位密度は減少 可能であることを確認されている. そこで今回, 光 CVD シ リコン窒化膜の製膜条件を変化して、熱アニールによる界面

本研究では, MIS 構造に対するインピーダンス解析から, 応答時定数も含めた界面準位密度の評価が可能なコンダク タンス法[2]を使用して評価した.

準位密度の抑制について検討を行った.

### <u>2. 実験方法</u>

p 形 Si 基板 (抵抗率 1~10Ωcm, 面方位 100) を洗浄後, 波長 254nm をピークとする低圧水銀灯を励起光源とした光 CVD 法により窒化膜を製膜した.光 CVD ではプロセス温度 300℃,反応圧力 300 Pa,材料ガス流量比 NH<sub>3</sub>/SiH<sub>2</sub>Cl<sub>2</sub>=50, 100,150,200 の条件にてそれぞれ製膜を行った.エリプソ メトリー法を用いて膜厚を評価した後,真空蒸着法により直 径 300um のゲート電極を製膜し MIS 構造を作製した.熱ア ニール処理は、ゲート電極作製後のアニール (Post Metallization Annealing :PMA) について検討した.アニール処 理は窒素雰囲気中で圧力 300Pa,時間 10min,温度 300℃の条 件で行った,アニール前後においてインピーダンス測定を実 施し,界面準位を評価した.







Figure.2 Process flow

1:日大理工・院(前)・電子 2:日大理工・学部・電子 3:日大理工・教員・電子

# 3. 結果および考察

Fig.3 に流量比 150 の試料におけるゲート電極作製後のア ニール (PMA) 前後での C-V 特性を示す.結果より, PMA を施すことにより容量遷移領域が正電圧方向 (0V 方向) に シフトし, かつ周波数依存性が大きく抑制されることがわ かる.これは, PMA により固定正電荷密度, 界面準位密度 が共に減少可能であることを示す.

Fig. 4 にに流量比 150 の試料における PMA 前後でのリーク電流特性の変化を示す.結果より. PMA を施しても絶縁特性は大きく変化しないことを確認した.

Fig.5 に流量比(NH<sub>3</sub>/SiH<sub>2</sub>Cl<sub>2</sub>)で製膜した試料における PMA 前後での界面準位密度の変化を示す.結果より,流量 比が変化しても界面準位密度はほぼ変化しないことを確認 した.一方,アニール処理より界面準位密度が低減であり, 流量比 100 で製膜したシリコン窒化膜では PMA により 4.2 ×10<sup>11</sup> cm<sup>2</sup>eV<sup>-1</sup>まで低減できることが確認できた.一般的に PMA 処理による界面特性改善は,ゲート金属内の水分が熱 処理により絶縁膜中を拡散し,界面付近のダングリングボ ンドと H ないしは OH 基が結合することが原因と考えられ る.本試料においても同様なメカニズムにより界面特性が 改善されたものと考えている.

Fig.6 に流量比(NH<sub>3</sub>/SiH<sub>2</sub>Cl<sub>2</sub>)で製膜した試料における PMA 前後での応答時定数の変化を示す.結果より,流量比 より応答時定数は変動していることが確認した.また,PMA 処理より応答時定数は一桁から二桁程度低減することを確 認できた.

## <u>4. まとめ</u>

光 CVD シリコン窒化膜を製膜するときの材料ガス流量 比を変化させて,熱アニールによる界面準位密度の変化に ついて検討を行った.その結果,流量比を変化させても界面 準位密度がほぼ変化しないことを確認した.そして,流量比 100の試料における PMA 前後での界面準位密度の低減が一 番大きくなることを確認した.また,流量比により応答時定 数が変動することを確認した.アニール処理により絶縁特 性は変化しないことを確認した.今後,アニール処理条件の 最適化により,界面準位密度の改善を行う予定である.

#### <u>5. 参考文献</u>

[1] 高橋芳浩 他:

「光 CVD 法によるシリコン窒化膜の熱処理効果」

[2] 陳士琪 :

「コンダクタンス法による MIS 構造の界面準位密度評価」



Figure.6 Response time constant